Ich habe mir den Artikel aus deinem Link gelesen, aber leider nicht verstanden, da ich über "negatives AND gate" bisher nicht gehört habe.

Für mich, so wie oben erwähnt, bezieht sicht die Art der Logik (positive oder nagative) nur auf die Eingangssignale und ich werde als "negatives AND" einfach NAND verstehen.

Wenn es um Schaltpläne von Digitalschaltungen geht, sollte man eigentlich einen Eingang für negative aktive Signale immer mit einem "o" kennzeichnen, dann ist es für jeden eindeutig und verständlich (siehe Code).

Ich vermute, dass der/die Autor(en) das selber nicht verstehen.

MfG
Code:
              üblich                                richtig

                __                                     __
     A >-------|  \                        A >-------o\  \
               |   )o-+---> Q                          |  |-+---> Q
             +-|__/   |                            +-o/__/  |
             |        |                            |        |
           +-|--------+                          +-|--------+
           | |                                   | |
           | +--------+                          | +--------+
           |          |                          |          |
           |    __    |                          |     __   |
           +---|  \   |     _                    +---o\  \  |     _
               |   )o-+---> Q                          |  |-+---> Q
     B >-------|__/                        B >-------o/__/


(created by AACircuit v1.28.6 beta 04/19/05 www.tech-chat.de)